FT61F0Ax FT61F0A1 FT61F0A2 FT61F0A3 FT61F0A4
  • FT61F0Ax FT61F0A1 FT61F0A2 FT61F0A3 FT61F0A4
  • FT61F0Ax FT61F0A1 FT61F0A2 FT61F0A3 FT61F0A4
  • FT61F0Ax FT61F0A1 FT61F0A2 FT61F0A3 FT61F0A4

产品描述

表现形式贴片 设计工具IDE 设计类型精简 用途电子 品牌辉芒

 增加到 49 条指令
 指令周期可选: 1T 1T / 2T 4T/ 2T / 4T/ 2T / 4T / 2T 4T/ 2T / 4T/ 2T / 4T/ 2T / 4T
 62.5ns @1T, 16MHz, VDD > 2.7V 62.5ns @1T, 16MHz, VDD > 2.7V 62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V 62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V62.5ns @1T, 16MHz, VDD > 2.7V 62.5ns @1T, 16MHz, VDD > 2.7V
 存储架构
 程序 ROM: 10k x 14 bitsROM: 10k x 14 bitsROM: 10k x 14 bitsROM: 10k x 14 bitsROM: 10k x 14 bitsROM: 10k x 14 bits ROM: 10k x 14 bitsROM: 10k x 14 bitsROM: 10k x 14 bits ROM: 10k x 14 bitsROM: 10k x 14 bits ROM: 10k x 14 bits ROM: 10k x 14 bitsROM: 10k x 14 bits
 数据 RAM: 1k x 8 bitsRAM: 1k x 8 bitsRAM: 1k x 8 bitsRAM: 1k x 8 bitsRAM: 1k x 8 bitsRAM: 1k x 8 bitsRAM: 1k x 8 bitsRAM: 1k x 8 bitsRAM: 1k x 8 bits RAM: 1k x 8 bits RAM: 1k x 8 bits RAM: 1k x 8 bitsRAM: 1k x 8 bits
 数据 EEPROM: 128 x 8 bitsEEPROM: 128 x 8 bitsEEPROM: 128 x 8 bitsEEPROM: 128 x 8 bitsEEPROM: 128 x 8 bitsEEPROM: 128 x 8 bitsEEPROM: 128 x 8 bitsEEPROM: 128 x 8 bitsEEPROM: 128 x 8 bits EEPROM: 128 x 8 bits EEPROM: 128 x 8 bitsEEPROM: 128 x 8 bitsEEPROM: 128 x 8 bitsEEPROM: 128 x 8 bits
 扇区程序代码保护 扇区程序代码保护 扇区程序代码保护 扇区程序代码保护 (扇区 =1k x 14bits)=1k x 14bits)=1k x 14bits)=1k x 14bits)=1k x 14bits) =1k x 14bits) =1k x 14bits)=1k x 14bits)=1k x 14bits)
 支持 IAPIAPIAP
 16 层硬件堆栈
特殊单片机性
 工作温度范围: -40 ─105 °C
 宽工作电压范围: 1.8 1.8─5.5 V 5.5 V5.5 V5.5 V
 时钟源
 两个内部时钟 两个内部时钟 两个内部时钟
 16M 高速精度 高速精度 高速精度 HIRCHIRCHIRCHIRC
 32k 32k低速功耗 低速功耗 低速功耗 LIRC LIRCLIRC
 晶体振荡器和外部时钟输入 晶体振荡器和外部时钟输入 晶体振荡器和外部时钟输入 晶体振荡器和外部时钟输入 晶体振荡器和外部时钟输入 晶体振荡器和外部时钟输入
 晶体时钟缺失检测 晶体时钟缺失检测 晶体时钟缺失检测 晶体时钟缺失检测
 晶体时钟配置下的双速启动 晶体时钟配置下的双速启动 晶体时钟配置下的双速启动 晶体时钟配置下的双速启动 晶体时钟配置下的双速启动 晶体时钟配置下的双速启动
 慢时钟周期测量 慢时钟周期测量 慢时钟周期测量
 带 7位预分频的 16 位,时钟源可选
 上电复位延时计数器
 低功耗模式 SLEEPSLEEPSLEEPSLEEPSLEEP
 系统时钟可选择保持运行或关闭 系统时钟可选择保持运行或关闭 系统时钟可选择保持运行或关闭 系统时钟可选择保持运行或关闭 系统时钟可选择保持运行或关闭 系统时钟可选择保持运行或关闭
 低电压复位 LVR: LVR: LVR: LVR: LVR:
 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V 2.0/2.2/2.5/2.8/3.1/3.6/4.1V2.0/2.2/2.5/2.8/3.1/3.6/4.1V
 低电压检测 LVD:LVD:LVD:LVD:
 内部电压: 内部电压: 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0 2.0/2.4/2.8/3.0/3.6/4.0
 或检测外部输入,可当比较器用 或检测外部输入,可当比较器用 或检测外部输入,可当比较器用 或检测外部输入,可当比较器用 或检测外部输入,可当比较器用 或检测外部输入,可当比较器用
 支持 ISPISPISP和在线调试 OCDOCDOCD
 3个硬件断点 个硬件断点 个硬件断点
 软复位,单步暂停跳跃等 软复位,单步暂停跳跃等 软复位,单步暂停跳跃等 软复位,单步暂停跳跃等 软复位,单步暂停跳跃等 软复位,单步暂停跳跃等
 封装形式 : TSSOP20 TSSOP20TSSOP20TSSOP20TSSOP20 , QFN20QFN20QFN20QFN20
外设特性
 GPIOGPIOGPIOGPIO
 18 个方向独立控制的通用 个方向独立控制的通用 个方向独立控制的通用 个方向独立控制的通用 个方向独立控制的通用 个方向独立控制的通用 个方向独立控制的通用 个方向独立控制的通用 个方向独立控制的通用 个方向独立控制的通用 IO :PORTA, PORTA, PORTA, PORTA, PORTA, PORTA, PORTA, PORTB, PORTCPORTB, PORTCPORTB, PORTCPORTB, PORTC PORTB, PORTCPORTB, PORTCPORTB, PORTCPORTB, PORTCPORTB, PORTCPORTB, PORTCPORTB, PORTC
 18 个唤醒管脚:边沿 唤醒管脚:边沿 唤醒管脚:边沿 唤醒管脚:边沿 或电平检测 或电平检测 或电平检测
 18 个带上拉功能的管脚,独立控制 个带上拉功能的管脚,独立控制 个带上拉功能的管脚,独立控制 个带上拉功能的管脚,独立控制 个带上拉功能的管脚,独立控制 个带上拉功能的管脚,独立控制 个带上拉功能的管脚,独立控制 个带上拉功能的管脚,独立控制
 18 个带下拉功能的管脚,独立控制 个带下拉功能的管脚,独立控制 个带下拉功能的管脚,独立控制 个带下拉功能的管脚,独立控制 个带下拉功能的管脚,独立控制 个带下拉功能的管脚,独立控制 个带下拉功能的管脚,独立控制 个带下拉功能的管脚,独立控制
 ADCADCADC输入通道: 输入通道: 输入通道: AN0~ANAN0~ANAN0~AN AN0~ANAN0~AN6,运放输出 ,运放输出 ,运放输出
 外部复位管脚: 外部复位管脚: 外部复位管脚: PC0PC0PC0
 PORTAPORTAPORTAPORTAPORTA可编程源电流 可编程源电流 可编程源电流 可编程源电流 :4/ 33 mA @5V@5V@5V
 PORTBPORTBPORTBPORTB 可编程源电流: 可编程源电流: 可编程源电流: 可编程源电流: 8/33mA@5V 8/33mA@5V 8/33mA@5V8/33mA@5V8/33mA@5V8/33mA@5V8/33mA@5V
 PORTCPORTCPORTC PORTC可编程源电流: 可编程源电流: 可编程源电流: 可编程源电流: 4/8/33mA@5V 4/8/33mA@5V 4/8/33mA@5V 4/8/33mA@5V4/8/33mA@5V4/8/33mA@5V4/8/33mA@5V4/8/33mA@5V
 18 个可编程 个可编程 个可编程 个可编程 灌电流 灌电流 灌电流 IO : max. max. max. 10 0mA0mA0mA@5V@5V@5V
 支持管脚第二功能的重映射 支持管脚第二功能的重映射 支持管脚第二功能的重映射 支持管脚第二功能的重映射 支持管脚第二功能的重映射 支持管脚第二功能的重映射
 通信接口
 2 x UART x UARTx UARTx UARTx UART
 1 x I2C, 1 x I2C, 1 x I2C,1 x I2C, 1 x I2C, 主从机
 1 x SPI, 1 x SPI, 1 x SPI, 1 x SPI, 1 x SPI, 1 x SPI, 1 x SPI, 主从机 ,支持归零码调制 ,支持归零码调制 ,支持归零码调制 ,支持归零码调制
 1个 12 位的 SAR ADCSAR ADCSAR ADCSAR ADCSAR ADCSAR ADCSAR ADC
 6个外部通道 个外部通道 个外部通道 + 1+ 1+ 1个 1/4VDD 1/4VDD1/4VDD1/4VDD1/4VDD通道 + OP1OUTOP1OUTOP1OUT OP1OUTOP1OUT
 内部参考电压: 内部参考电压: 内部参考电压: VDD, VDD, VDD, VDD, VDD, 0.5 0.5V, V, V, 2V, 3V 2V, 3V2V, 3V2V, 3V
 外部参考: 外部参考: VREFVREFVREFVREFP,VREFNP,VREFNP,VREFNP,VREFNP,VREFNP,VREFNP,VREFN
 手动和自触发方式 手动和自触发方式 手动和自触发方式 手动和自触发方式
 支持延时触发 支持延时触发 支持延时触发
 1 x 1 x 集成运放 ,支持 失调校准 失调校准
 Timer1Timer1Timer1 Timer1-16bit 16bit
 带 16 位预分频的 位预分频的 位预分频的 16 位定时器 位定时器 位定时器
 自动重载 自动重载
 时钟源:系统, 时钟源:系统, 时钟源:系统, HIRCHIRCHIRCHIRC以及倍频时 以及倍频时 钟(晶体 钟(晶体 或 HIRCHIRCHIRCHIRC的二倍频) 的二倍频) 的二倍频) ,LIRC LIRCLIRC
 周期、占空比寄存器双缓冲 周期、占空比寄存器双缓冲 周期、占空比寄存器双缓冲 周期、占空比寄存器双缓冲 周期、占空比寄存器双缓冲 周期、占空比寄存器双缓冲 设计
 4个独立的捕捉 个独立的捕捉 个独立的捕捉 /比较 /PWM/PWM/PWM/PWM通道
 PWMPWMPWM支持沿对齐, 支持沿对齐, 支持沿对齐, 支持沿对齐, 支持沿对齐, 中心对齐,单次脉 中心对齐,单次脉 中心对齐,单次脉 中心对齐,单次脉 中心对齐,单次脉 冲模式
 3组带死区控制的互补 组带死区控制的互补 组带死区控制的互补 组带死区控制的互补 组带死区控制的互补 PWMPWMPWM输出
 *消隐 *消隐
 故障刹车控制 故障刹车控制 故障刹车控制
 TimerTimerTimer 2-16bit 16bit
 带 15 位预分频的 位预分频的 位预分频的 16 位定时器 位定时器 位定时器
 自动重载 自动重载
 时钟源:系统, 时钟源:系统, 时钟源:系统, HIRCHIRCHIRCHIRC以及倍频时 以及倍频时 钟(晶体 钟(晶体 或 HIRCHIRCHIRCHIRC的二倍频) 的二倍频) 的二倍频) ,LIRC LIRCLIRC
 周期、占空比寄存器双缓冲设计 周期、占空比寄存器双缓冲设计 周期、占空比寄存器双缓冲设计 周期、占空比寄存器双缓冲设计 周期、占空比寄存器双缓冲设计 周期、占空比寄存器双缓冲设计
 3个独立的捕捉 个独立的捕捉 个独立的捕捉 /比较 /PWMPWMPWM通道
 Timer4Timer4Timer4 Timer4-8bit 8bit8bit,带 8bit 8bit8bit预分频的基本定时 器,

http://www.wx198.com
产品推荐

Development, design, production and sales in one of the manufacturing enterprises

您是第3151160位访客
版权所有 ©2025-07-02 粤ICP备2023144498号

深圳悟芯电子科技有限公司 保留所有权利.

技术支持: 八方资源网 免责声明 管理员入口 网站地图